ADF4196 분수형 N PLL 주파수 합성기

Analog Devices ADF4196 분수형 N PLL 주파수 합성기는 무선 송신기 및 수신기의 상향 변환 및 하향 변환 부분에 LO(국부 발진기)를 구현합니다. ADF4196의 설계 장치는 기지국에 대한 GSM/EDGE 잠금 시간 요구 사항을 충족시킵니다. 이 시리즈의 고속 안정화 기능을 바탕으로, ADF4196은 펄스 도플러 레이더 애플리케이션에 매우 적합합니다. 설계 장치에 저잡음, 디지털 위상 주파수 검출기(PFD) 및 정밀 차동 차지 펌프가 포함됩니다. ADF419의 차동 증폭기는 차동 차지 펌프의 출력을 외부 전압 제어 발진기(VCO)용 단일 종단 전압으로 변환합니다. N 분할기와 함께 시그마-델타(Σ-Δ) 기반 분수형 보간기를 사용하여 프로그램 가능한 계수 분수형 N 분할을 할 수 있습니다. 설계자는 VCO 및 외부 루프 필터와 함께 합성기를 사용할 경우 완전한 위상 동기 루프(PLL)를 구현할 수 있습니다. ADF419의 스위칭 아키텍처는 PLL의 GSM 타임 슬롯 가드 주기 내 안정화를 보장합니다. 이 스위칭 아키텍처에서는 보조 PLL 및 이와 관련된 절연 스위치가 필요하지 않습니다. 분수형 N PLL 아키텍처는 이전의 핑퐁식 GSM PLL 아키텍처에 비해 복잡성, PCB 면적, 차폐 및 특성화를 줄여줍니다.
자세히 알아보기

결과: 2
선택 이미지 부품 번호 제조업체 설명 데이터시트 구매 가능 정보 가격 (KRW) 수량에 따라 단가별로 테이블의 결과를 필터링합니다. 수량 RoHS ECAD 모델 타입 회로 수 최대 입력 주파수 최소 입력 주파수 출력 주파수 범위 공급 전압 - 최대 공급 전압 - 최소 기술 최저 작동온도 최고 작동온도 장착 스타일 패키지/케이스 포장
Analog Devices 위상 고정 루프 - PLL 6GHz ultra fast settling Fractional-N PL 11재고 상태
최소: 1
배수: 1

Fractional-N PLL 1 Circuit 6 GHz 400 MHz 900 MHz to 1.8 GHz 3.3 V 2.7 V Si - 40 C + 85 C SMD/SMT LFCSP-32 Tray
Analog Devices 위상 고정 루프 - PLL 6GHz ultra fast settling Fractional-N PL 비재고 리드 타임 10 주
최소: 1,500
배수: 1,500
: 1,500

Fractional-N PLL 1 Circuit 6 GHz 3.3 V 2.7 V Si - 40 C + 85 C SMD/SMT LFCSP-32 Reel