Texas Instruments LMK5C22212A 네트워크 동기화 장치

Texas Instruments LMK5C22212A 네트워크 동기화 장치는 무선 통신 및 인프라 애플리케이션의 엄격한 요구 사항을 충족하도록 설계된 고성능 지터 클리너 및 네트워크 동기화 장치입니다. 네트워크 동기화 장치는 두 개의 DPLL을 통합하여 프로그래밍 가능한 루프 대역폭과 외부 루프 필터 없이 히트리스 스위칭 및 지터 감쇠를 제공하므로 유연성과 사용 편의성을 극대화합니다. 각 DPLL 단계는 페어링된 APLL을 기준 입력에 고정합니다.

APLL1은 TI의 독점적인 BAW(벌크 음향파) 기술(BAW APLL이라고 함)이 적용된 초고성능 PLL이 특징입니다. 40fs(표준)/60fs(최대) 12kHz~20MHz RMS 지터(491.52MHz)로 출력 클록을 생성할 수 있으며, XO 및 DPLL 기준 입력의 지터 및 주파수와 무관합니다. APLL2/DPLL2는 두 번째 주파수 및/또는 동기화 도메인에 대한 옵션을 제공합니다.

기준 검증 회로는 DPLL 기준 클록을 모니터링하고 전환 이벤트를 감지하면 입력 간 히트리스 전환을 수행합니다. 제로 딜레이 모드(ZDM)와 위상 취소를 활성화하여 입력에서 출력까지의 위상 관계를 제어할 수 있습니다. 이 장치는 SPI 또는 I2C를 통해 완벽하게 프로그래밍할 수 있습니다. 통합 EEPROM을 사용하여 시스템 시작 클록을 사용자 지정할 수 있습니다. 또한 이 장치에는 공장 출하 시 기본 ROM 프로필이 대체 옵션으로 제공됩니다.

특징

  • 초저지터 BAW VCO 기반 무선 인프라 및 이더넷 클록
    • 40fs(표준)/57fs(최대) RMS 지터(491.52MHz)
    • 50fs(표준)/62fs(최대) RMS 지터(245.76MHz)
  • 고성능 DPLL(디지털 위상 고정 루프) 2개 및 APLL(아날로그 위상 고정 루프) 2개
    • 1mHz~4kHz 범위로 프로그래밍 가능한 DPLL 루프 필터 대역폭
    • 1ppt 미만의 DCO 주파수 조정 단계 크기
  • 차동 또는 단일 종단 DPLL 입력부 2개
    • 1Hz(1PPS)~800MHz 입력 주파수
    • 디지털 홀드오버 및 히트리스 스위칭
  • 프로그래밍 가능한 HSDS, AC-LVPECL, LVDS 및 HSCL 형식의 차동 출력 12개
    • OUT0_P/N, OUT2_P/N, GPIO1, GPIO2에서 6개의 LVCMOS 주파수 출력을 구성하고 OUT2_P/N~1016OUT11_P/N에서 10개의 차동 출력을 구성할 경우 최대 16개의 총 주파수 출력
    • 1Hz(1PPS)~1,250MHz 출력 주파수(프로그래밍 가능 스윙 및 공통 모드)
    • PCIe Gen1~6 호환
  • I2C 또는 3선/4선 SPI

애플리케이션

  • 4G 및 5G 무선 네트워크
    • AAS(능동 안테나 시스템), mMIMO
    • 매크로 RRU(원격 무선 장치)
    • CPRI/eCPRI BBU(베이스밴드 장치), CU(중앙집중형 장치), DU(분산형 장치)
    • 소형 셀 기지국
  • SyncE(G.8262), SONET/SDH(Stratum 3/3E, G.813, GR-1244GR-253),IEEE-1588PTP 보조 클록
  • 112G/224G PAM4 SerDes용 지터 클리닝, 원더 감쇠 및 기준 클록 생성
  • 광 전송 네트워크(OTN G.709)
  • 광대역 유선 액세스
  • 산업용 테스트 및 측정

시스템 블록 선도

블록 선도 - Texas Instruments LMK5C22212A 네트워크 동기화 장치
게시일: 2025-03-19 | 갱신일: 2025-03-28