Texas Instruments LMK0482x 클럭 합성기/지터 클리너
Texas Instruments LMK0482x 초저잡음 합성기 및 지터 제거기는 JEDEC JESD204B가 지원되는 업계 최고 성능의 클럭 컨디셔너입니다. PLL2로부터 나오는 14클록 출력을 어떻게 구성하느냐에 따라, 7개의 JESD204B 변환기를 구동하도록 할 수도 있고, 이 장치와 SYSREF 클록을 사용하여 다른 로직 장치를 구동하도록 할 수도 있습니다. SYSREF는 DC 커플링을 사용해서 제공할 수도 있고 AC 커플링을 사용해서 제공할 수도 있습니다. JESD204B 애플리케이션에만 한정되는 것은 아니어서, 14개의 각 출력을 개별적으로 구성하여 기존 클럭 작업 시스템에 버금가는 고성능 출력이 가능합니다. 주요 특징으로는 전력과 성능 사이의 타협점을 찾을 수 있는 능력, 이중 VCO, 동적 디지털 지연, 홀드오버, 무결 아날로그 지연 등이 있습니다. 이런 특징으로 인해 LMK0482x 제품군은 유연한 고성능 클럭 트리를 제공하기에 이상적인 제품군입니다. LMK0482x-EP 장치에는 골드 본딩 와이어가 있으며 온도 범위는 –55~+105°C이며 SnPb 납 마감재가 포함되어 있습니다.특징
- JEDEC JESD204B support
- Ultra-low RMS jitter
- 88fs RMS jitter (12kHz to 20MHz)
- 91fs RMS jitter (100Hz to 20MHz)
- -162.5dBc/Hz noise floor at 245.76MHz
- Up to 14 differential device clocks from PLL2
- Up to 7 SYSREF clocks
- 3.1GHz Maximum clock output frequency
- LVPECL, LVDS, HSDS, and LCPECL
- Programmable outputs from PLL2
- Up to 1 buffered VCXO/crystal output from PLL1, LVPECL, LVDS, 2xLVCMOS programmable
- Dual loop PLLatinum™ PLL architecture
- PLL1
- Up to 3 redundant input clocks
- Automatic and manual switch-over modes
- Hitless switching and LOS
- Integrated low-noise crystal oscillator circuit
- Holdover mode when input clocks are lost
- Up to 3 redundant input clocks
- PLL2
- Normalized (1Hz) PLL noise floor of -227dBc/Hz
- Phase detector rate up to 155MHz
- OSCin frequency-doubler
- Two integrated low-noise VCOs
- 50% duty cycle output divides, 1 to 32 (even and odd)
- Precision digital delay, dynamically adjustable
- 25ps step analog delay
- Multi-mode: dual PLL, single PLL, and clock distribution
- Industrial -40°C to +85°C temperature range
- Supports +105°C PCB temperature (measured at thermal pad)
- 3.15V to 3.45V operation
- 64-pin QFN package (9.0mm × 9.0mm × 0.8mm)
애플리케이션
- Wireless infrastructure
- Data converter clocking
- Networking, SONET/SDH, and DSLAM
- Medical
- Video
- Military/aerospace
- Test and measurement
비디오
Simplified Schematic
게시일: 2016-01-06
| 갱신일: 2025-10-31
