모든 입력은 LVCMOS인 RESET(리셋) 및 Cn(제어) 입력을 제외하고 SSTL_18입니다. 모든 출력은 종단되지 않은 DIMM 부하에 최적화된 에지 제어 회로로, 오픈 드레인 오류(QERR) 출력을 제외한 SSTL_18 사양을 충족합니다. TI SN74SSTUB32866 구성 가능 등록 버퍼는 차동 클록(CLK 및 /CLK)에서 작동합니다. 데이터는 CLK의 교차로 등록되고 CLK는 낮아집니다.
특징
- Texas Instruments Widebus+™ 제품군 구성 요소
- 핀아웃이 DDR2 DIMM PCB 레이아웃 최적화
- 25비트 1:1 또는 14비트 1:2 등록 버퍼로 구성 가능
- 칩 선택 입력이 변화하는 상태에서 데이터 출력을 게이트하고 시스템 소비전력을 최소화
- 출력 에지 제어 회로가 종단되지 않은 라인에서 스위칭 잡음 최소화
- SSTL_18 데이터 입력 지원
- 차동 클록(CLK 및 CLK) 입력
- 제어 및 재설정 입력에서 LVCMOS 스위칭 레벨 지원
- DIMM 독립적인 데이터 입력에서 패리티 검사
- 두 번째 SN74SSES32866으로 캐스케이드 가능
- 산업용 온도 범위(-40 °C~85 °C) 지원
게시일: 2020-12-21
| 갱신일: 2024-10-24

