Texas Instruments SN65LVDS301 27비트 병렬-직렬 송신기

Texas Instruments SN65LVDS301 프로그래밍 가능 27비트 병렬-직렬 송신기 장치는 27개의 병렬 데이터 입력을 1, 2 또는 3개의 SubLVDS(서브 저전압 차동 신호 처리) 직렬 출력으로 변환합니다. 병렬 CMOS 입력 인터페이스에서 24픽셀비트 및 3개의 제어비트로 시프트 레지스터를 로드합니다. 장치는 27개의 데이터 비트 외에도 30비트 데이터 워드에 패리티 비트 1개와 예비 비트 2개를 추가합니다. PCLK(픽셀 클록)는 각 워드를 장치에 고정합니다. 패리티 비트(홀수 패리티)를 사용하면 수신기에서 단일 비트 오류를 감지할 수 있습니다. 직렬 시프트 레지스터는 사용되는 직렬 링크의 수에 따라 픽셀 클록 데이터 속도의 30, 15 또는 10배로 업로드됩니다. 픽셀 클록의 복사본은 별도의 차동 출력으로 출력됩니다.

FPC 케이블은 일반적으로 Texas Instruments SN65LVDS301과 디스플레이를 상호 연결합니다. 병렬 신호에 비해 LVDS301 출력은 인터커넥트의 EMI를 20dB 이상 상당히 줄입니다. 장치 자체의 전자기 방출이 매우 낮고 SAE J1752/3 ’M’-사양을 충족합니다. SN65LVDS301은 -40~85 °C의 주변 대기 온도에서 작동하도록 특성화되어 있습니다. 모든 CMOS 입력 장치는 전원을 켜는 동안 손상으로부터 보호하고 장치 입력 장치로 전류가 흐르지 않도록 하기 위해 페일 세이프 기능을 제공합니다. VDD 가 0~1.65 V인 동안 최대 2.165 V의 입력 전압을 모든 CMOS 입력에 적용할 수 있습니다.

특징

  • FlatLink™ 3 G 직렬 인터페이스 기술
  • SN65LVDS302 와 같은 FlatLink3G 수신기와 호환
  • 입력은 24비트 RGB 비디오 모드 인터페이스 지원
  • 1, 2 또는 3개의 차동 라인에 전송되는 24비트 RGB 데이터, 3개의 제어 비트, 1개의 패리티 비트 및 2개의 예비 비트
  • 전력 절약을 위한 3가지 작동 모드
    • 활성 모드 QVGA 17.4mW(표준)
    • 활성 모드 VGA 28.8mW(표준)
    • 차단 모드 0.5 µA(표준)
    • 대기 모드 0.5 µA(표준)
  • 서브LVDS 차동 전압 레벨
  • 최대 1 755 Mbps 효과적인 데이터 처리량
  • 향상된 PCB 레이아웃 유연성을 위한 버스 스왑
  • 1.8 V 공급 전압
  • ESD 등급 2 kV 이상(HBM)
  • 4~65MHz 픽셀 클록 범위
  • 모든 CMOS 입력에 대해 페일 세이프 기능
  • 80핀 5mm × 5mm nFBGA 패키징
  • SAE J1752/3 ’M’-사양을 충족하는 매우 낮은 EMI

애플리케이션

  • 웨어러블 기기(비 의료기기)
  • 태블릿
  • 휴대폰
  • 휴대용 전자기기
  • 게이밍
  • 소매 자동화 및 결제
  • 빌딩 자동화

기능 블록 선도

블록 선도 - Texas Instruments SN65LVDS301 27비트 병렬-직렬 송신기
게시일: 2020-12-17 | 갱신일: 2024-10-21