Texas Instruments LMK5B33216 네트워크 동기화 장치 및 지터 클리너
Texas Instruments LMK5B33216 네트워크 동기화 장치 및 지터 클리너는 < 5ns타이밍 정확도(클래스 D)로 이더넷 기반 네트워킹 애플리케이션의 엄격한 요구 사항을 충족하도록 설계되었습니다. 네트워크 동기화 장치는 3개의 DPLL을 통합하여 무중단 스위칭을 제공합니다. 또한 지터 감쇠, 프로그래밍 가능 루프 대역폭 및 외부 루프 필터가 없습니다. 이 기능은 유연성과 사용 편의성을 극대화합니다. 각 DPLL 위상은 쌍을 이루는 APLL을 기준 입력에 고정합니다. APLL3은 TI의 독점 BAW(벌크 음향파) 기술이 적용된 초고성능 PLL이 특징입니다. DPLL 기준 입력 주파수 및 지터 특성에 관계없이 42fs(일반)/60fs(최대) RMS 지터로 312.5MHz 출력 클록을 생성할 수 있습니다. APLL2 및 APLL1은 두 번째 또는 세 번째 주파수 및/또는 동기화 도메인에 대한 옵션을 제공합니다.기준 검증 회로는 DPLL 기준 클럭을 모니터링하고 전환 이벤트가 감지되면 이들 사이에서 무중단 전환을 수행합니다. 제로 지연 및 단계적 구축을 활성화하여 입력에서 출력까지의 위상 관계를 제어할 수 있습니다. 이 장치는 I2C 또는 SPI 인터페이스를 통해 완전히 프로그래밍 가능합니다. 보드 내장형 EEPROM을 사용하여 시스템 시동 클록을 사용자 정의할 수 있습니다. Texas Instruments LMK5B33216은 출고시 기본 ROM 프로파일을 대체 옵션으로 사용할 수도 있습니다.
특징
- 초저 지터 BAW VCO 기반 이더넷 클록
- 42fs(표준)/60fs(최대) RMS 지터(312.5MHz)
- 47fs(표준)/65fs(최대) RMS 지터(156.25MHz)
- 페어링된 APLL(아날로그 위상 고정 루프)이 있는 3개의 고성능 DPLL(디지털 위상 고정 루프)
- 1mHz~4kHz의 프로그래밍 가능한 DPLL 루프 대역폭
- < 1ppt DCO 주파수 조정 단계 크기
- 차동 또는 단일 종단 DPLL 입력부 2개
- 1Hz(1PPS)~800MHz 입력 주파수
- 디지털 홀드오버 및 히트리스 스위칭
- 16개의 차동 출력(프로그래밍 가능 HSDS/LVPECL, LVDS 및 HSCL 출력 형식 포함)
- 6개의 LVCMOS 주파수 출력으로 구성 시 최대 20개의 총 주파수 출력
- 프로그래밍 가능 스윙 및 공통 모드를 사용하는 1Hz(1PPS)~1,250MHz 출력 주파수
- PCIe Gen 1~6 규격 준수
- I2C 또는 3선/4선 SPI 인터페이스
애플리케이션
- 유선 네트워킹
- Inter/Intra DC 상호 연결
- 타이밍 카드
- 라인 카드
- 고정 카드(피자 상자)
- SyncE(G.8262), SONET/SDH(Stratum 3/3E, G.813, GR-1244, GR-253), IEEE 1588 PTP 보조 클록
- 56G/112G PAM-4 SerDes에 대한 지터 클리닝, 완더 감쇠 및 기준 클록 생성
- 100G-800G 데이터 센터 스위치, 코어 라우터, 에지 라우터, WLAN
- 데이터센터 및 엔터프라이즈 컴퓨팅
- 스마트 NIC(네트워크 인터페이스 카드)
- 광학 전송 네트워크(OTN G.709)
- 광대역 고정 라인 액세스
- 산업용
- 테스트 및 측정
- 의료 영상
시스템 블록 선도
게시일: 2022-09-06
| 갱신일: 2024-01-08
