Texas Instruments LMK1D210x 낮은 가산 지터 LVDS 버퍼

Texas Instruments LMK1D210x 낮은 가산 지터 LVDS 버퍼는 클록 분배를 위한 최소 스큐로 2개의 클록 입력(IN0 및 IN1)을 최대 8쌍의 차동 LVDS 클록 출력(OUT0, OUT7)에 분배합니다. 각 버퍼 블록은 하나의 입력과 최대 4개의 LVDS 출력으로 구성됩니다. 입력은 LVDS, LVPECL, HCSL, CML 또는 LVCMOS일 수 있습니다. LMK1D210x는 50Ω 전송 라인을 구동하기 위해 특별히 설계되었습니다. 단일 종단 모드에서 입력을 구동하는 경우 사용하지 않는 음의 입력 핀에 적절한 바이어스 전압을 인가해야 합니다.

제어 핀(EN)을 사용하여 출력 뱅크를 활성화하거나 비활성화할 수 있습니다. 이 핀이 열려 있으면 모든 출력이 있는 두 개의 버퍼가 활성화되고 논리 "0"으로 전환되면 모든 출력이 있는 두 뱅크가 비활성화되고(정적 논리 "0") 논리 "1"로 전환되면 하나의 뱅크 출력이 있는 다른 뱅크가 활성화되는 동안 출력은 비활성화됩니다. 부품은 페일 세이프 기능을 지원합니다. 이 장치는 입력 신호가 없을 때 출력의 무작위 진동을 방지하는 입력 히스테리시스를 추가로 통합합니다.

Texas Instruments LMK1D210x는 1.8V, 2.5V 또는 3.3V 공급 환경에서 작동하며 -40~105°C(주변 온도) 범위에서 작동합니다.

특징

  • 고성능 LVDS 클록 버퍼 제품군(최대 2GHz)
    • 이중 1:2 차동 버퍼
    • 이중 1:4 차동 버퍼
  • 1.71~3.465V 공급 전압
  • 페일-세이프 입력 작동
  • 낮은 가산 지터: 최대 60fs RMS 미만(12kHz~20MHz, 156.25MHz)
  • -164dBc/Hz(표준) 매우 낮은 위상 잡음 플로어
    • 매우 낮은 전파 지연(최대 575ps 미만)
  • 최대 20ps의 출력 스큐
  • 범용 입력은 LVDS, LVPECL, LVCMOS, HCSL 및 CML 신호 레벨을 수용합니다.
  • LVDS 기준 전압, VAC_REF, 용량성 결합 입력에 사용 가능
  • –40~105°C 산업 온도 범위
  • 다음 패키지로 제공
    • LMK1D2102: 3mm x 3mm, 16핀 VQFN
    • LMK1D2104: 5mm x 5mm, 28핀 VQFN

애플리케이션

  • 전기통신 및 네트워킹 장비
  • 의료 영상 촬영
  • 테스트 및 측정
  • 무선 인프라
  • 프로 오디오, 비디오 및 표지판

기능 블록 선도

블록 선도 - Texas Instruments LMK1D210x 낮은 가산 지터 LVDS 버퍼
게시일: 2022-03-10 | 갱신일: 2022-03-15