Texas Instruments LMK05318 BAW 적용 네트워크 동기화 장치 클록
Texas Instruments의 BAW 적용 네트워크 동기화 장치 클록은 지터 클리닝, 클록 생성, 클록 모니터링 및 히트리스 스위칭 성능을 발휘합니다. 이러한 특징은 통신 인프라 및 산업용 애플리케이션의 엄격한 타이밍 요건을 충족하도록 설계되었습니다. 이 장치의 초저 지터 및 높은 PSNR(전력 공급 거부)은 고속 직렬 링크의 BER(비트 오류율)을 줄일 수 있습니다. 이 장치는 XO 및 기준 입력의 지터 및 주파수와 관계 없이 TI의 고유한 BAW(체적 탄성파) VCO 기술을 사용하여 50fs RMS 지터로 출력 클록을 생성할 수 있습니다.DPLL은 지터 및 원더 감쇠를 위한 프로그래밍 가능 루프 대역폭을 지원하는 반면, 두 APLL은 유연한 클록 생성을 위해 분수 주파수 변환 기능을 지원합니다. DPLL에서 지원되는 동기화 옵션으로는 정밀 클록 조정(IEEE 1588 PTP 슬레이브)을 위한 0.001ppb 미만의 주파수 스텝 크기로 무접촉 스위칭, 디지털 홀드오버 및 DCO 모드를 들 수 있습니다. DPLL은 1PPS(초당 펄스) 기준 입력에 대해 위상 고정이 가능하며, 프로그래밍 가능 오프셋으로 결정 성있는 입력-출력 위상 정렬을 달성하기 위해 하나의 출력에서 옵션으로 제공하는 제로-지연 모드를 지원합니다. 고급 기준 입력 모니터링 블록은 견고한 클록 오류 감지 기능을 보장하고 LOR(loss of reference)이 발생할 경우 출력 클록 장애를 최소화하는 데 도움이 됩니다.
특징
- 디지털 위상-잠금식 루프(DPLL) 1개
- 무접촉 스위칭: ±50ps 위상 과도
- Fastlock을 사용하여 프로그래밍 가능한 루프 대역폭
- 보급형 TCXO/OCXO를 사용하는 표준 준수 동기화 및 홀드오버
- 업계 최고의 지터 성능을 제공하는 아날로그 PLL(위상 고정 루프) 2개
- 312.5MHz(APLL1)에서 50fs RMS 지터
- 155.52MHz(APLL2)에서 125fs RMS 지터
- 기준 클록 입력 2개
- 우선순위 기반 입력 선택
- 기준 전압 손실 시 디지털 홀드오버
- 프로그래밍 가능 드라이버 포함하는 클록 출력 장치 8개
- 최대 6개의 다른 출력 주파수
- AC-LVDS, AC-CML, AC-LVPECL, HCSL 및 1.8V LVCMOS출력 형식
- 전력 공급 시 맞춤형 클록용 EEPROM/ROM
- 유연한 구성 옵션
- 입력 및 출력에서 1Hz(1PPS)~800MHz
- XO/TCXO/OCXO 입력: 10~100MHz
- DCO 모드: 정밀 클록 조정의 경우 0.001ppb/Step 미만(IEEE 1588 PTP 슬레이브)
- 고급 클록 모니터링 및 상태
- I2C 또는 SPI 인터페이스
- PSNR: –83dBc(3.3V 전원장치에서 50mVpp 잡음)
- 3.3V 전원(1.8V, 2.5V 또는 3.3V 출력 포함)
- 산업용 온도 범위: –40~+85°C
애플리케이션
- SyncE(G.8262), SONET/SDH(Stratum 3/3E, G.813, GR-1244, GR-253), IEEE 1588 PTP 슬레이브 클록 또는 광 전송 네트워크(G.709)
- 이더넷 스위치 및 라우터용 400G 라인 카드, 패브릭 카드
- 무선 기지국(BTS), 무선 백홀
- 검사 및 측정, 의료 영상
- 56G/112G PAM-4 PHY, ASIC, FPGA, SoC 및 프로세서에 대한 지터 클리닝, 완더 감쇠 및 기준 클록 생성
기능 블록 선도
게시일: 2019-01-18
| 갱신일: 2024-04-17
