Texas Instruments LMK04714-Q1 이중 루프 클록 지터 클리너
Texas Instrument LMK04714-Q1 이중 루프 클록 지터 클리너는 우주 애플리케이션을 위한 JEDEC JESD204B/C 지원을 갖춘 고성능 클록 컨디셔너입니다. PLL2에서 각 클록 출력 14개는 JESD204B/C 변환기 7개를 구동하도록 구성될 수 있습니다. Texas Instrument LMK04714-Q1은 장치 및 SYSREF 클록을 사용하여 다른 논리 장치를 구동할 수도 있습니다. SYSREF는 DC 및 AC 커플링을 모두 사용하여 제공될 수 있습니다. 이 장치는 JESD204B/C 애플리케이션에 제한되지 않고 14개 출력을 기존 클로킹 시스템의 고성능 출력으로 개별적으로 구성할 수 있습니다.특징
- AEC-Q100 등급 1(-40~125°C)
- 3,255MHz(최대) 클록 출력 주파수
- 다중 모드: 이중 PLL, 단일 PLL, 클록 분배
- 6GHz 외부 VCO 또는 배포 입력
- 초저잡음(2,500MHz)
- 54fs RMS 지터(12kHz~20MHz)
- 64fs RMS 지터(100Hz~20MHz)
- -157.6dBc/Hz 잡음 플로어
- 초저잡음(3,200MHz)
- 61fs RMS 지터(12kHz~20MHz)
- 67fs RMS 지터(100Hz~100MHz)
- -156.5dBc/Hz 잡음 플로어
- PLL2
- -230dBc/Hz PLL FOM
- -128dBc/Hz PLL 1/f
- 최대 320MHz 위상 검출기 속도
- 통합 VCO 2개: 2,440~2,600MHz 및 2,945~3,255MHz
- 최대 14차동 장치 클록
- CML, LVPECL, LCPECL, HSDS, LVDS 및2xLVCMOS 프로그래밍 가능 출력
- 버퍼링된 VCXO/XO 출력 최대 1개
- LVPECL, LVDS, 2xLVCMOS 프로그래밍 가능
- 1-1023 CLKOUT 정수 분할기
- 1-8191 SYSREF 정수 분할기
- SYSREF 클록을 위한 25ps 단계 아날로그 지연
- 장치 클록 및 SYSREF에 대한 디지털 지연 및 동적 디지털 지연
- PLL1을 사용한 홀드오버 모드
- 0-지연(PLL1 또는 PLL2)
- 고신뢰성
- 제어된 기준선
- 조립/테스트 사이트 1개
- 한 곳에서 제작
- 제품 수명주기 연장
- 확장된 제품 변경 알림
- 제품 추적
애플리케이션
- 자동차 레이더
- 데이터 변환기 클로킹
- LIDAR
기능 블록 선도
게시일: 2024-01-15
| 갱신일: 2024-01-22
