Texas Instruments ISO782xLL 이중 채널 절연 LVDS 버퍼

Texas Instruments ISO782xLL 이중 채널 절연 LVDS 버퍼는 고성능 절연형 이중 LVDS 버퍼로서, 절연 전압은 8,000VPK입니다. 이 장치는 낮은 소비전력에서 높은 전자기 내성과 낮은 방출을 제공하면서 LVDS 버스 신호를 분리합니다. 개별 격리 채널에는 실리콘 이산화물(SiO2) 절연 차단 장치에 의해 분리된 LVDS 수신 및 송신 버퍼가 있습니다. ISO7820LL 장치에는 2개의 순방향 채널이 있습니다. ISO7821LL 장치에는 순방향 채널과 역방향 채널이 하나씩 있습니다. 혁신적인 칩 설계 및 레이아웃 기법을 통해, ISO782xLL 장치의 전자기 호환성은 시스템 수준 ESD, EFT, 서지 및 방출 규정을 간단히 준수할 수 있을 정도로 비약적으로 향상되었습니다.

특징

  • Complies with TIA/EIA-644-A LVDS standard
  • Up to 100Mbps signaling rate 
  • 2.25V to 5.5V wide supply range 
  • –55°C to +125°C ambient wide temperature range 
  • Low power consumption per channel at 100Mbps
    • Typical 9.3mA (ISO7820LL)
    • Typical 9.5mA (ISO7821LL)
  • 17ns typical low propagation delay 
  • ±100kV/μs industry-leading CMTI (min)
  • Robust Electromagnetic Compatibility (EMC)
  • System-level ESD, EFT, and surge immunity
  • Low emissions
  • > 40 years isolation barrier life
  • Widebody and extra-wide body SOIC-16 package options
  • Isolation surge withstand voltage 12800VPK
  • Safety-related certifications
    • 8000VPK reinforced isolation per DIN V VDE V 0884-10 (VDE V 0884-10):2006-12
    • 5700VRMS isolation for 1 minute per UL 1577
    • CSA component acceptance notice 5A, IEC 60950–1, and IEC 60601–1 end equipment standards
    • TUV certification per EN 61010-1 and EN 60950-1
    • GB4943.1-2011 CQC certification
    • All certifications are planned

애플리케이션

  • Motor control
  • Test and measurement
  • Industrial automation
  • Medical equipment
  • Communication systems

ISO782xLLxEVM Isolated Dual LVDS Unidirectional Buffer EVMs

Texas Instruments ISO782xLLxEVM Isolated Dual LVDS Unidirectional Buffer Evaluation Modules (EVMs) feature the ISO782xLLx Isolated Dual LVDS Buffers. The ISO782xLLx has 100Ω differential termination at the input and output. It can also support accurate measurement of eye diagram and common mode termination at the output. These evaluation modules have a provision for measuring timing parameters accurately and for output common-mode termination. Each module is tested for the device's functionality and allows the designer to evaluate the user's design with each device.

게시일: 2016-12-28 | 갱신일: 2022-03-11