Altera MAX® 10 FPGA

Altera  MAX® 10 FPGA는 다목적 애플리케이션을 위한 비용 효율적인 단일 칩 비휘발성 PLD(프로그래밍 가능한 논리 장치)입니다 Altera  MAX 10 FPGA는 이중 구성 플래시 스토리지, 사용자 플래시 메모리, 즉시 실행 기능, 통합 ADC(아날로그-디지털 컨버터) 및 단일 칩 Nios II 소프트 코어 프로세서 지원 기능을 갖추고 있습니다. 이 장치는 시스템 관리, I/O 확장, 통신 제어에 적합하며 산업, 자동차, 소비자 애플리케이션에 이상적입니다.

Instant-On, Embedded Dual Image Flash + Extra User Flash:

The MAX® 10 FPGAs include an integrated flash for self-configuring instant-on with dual image support to simplify the board design and save board space. Alternatively, can use the extra flash to store infrequent data logging or processor program code.

Single Power Supply Option:

The single-supply voltage operation makes this suitable for supervisory functions that need to be functional first before all the other system voltage rails have been enabled.

AI-capable DSP blocks:

These devices feature up to 144 embedded multiplier blocks, enabling performance/watt-efficient AI and edge computing solutions. Each block supports 18 x 18-bit or dual 9 x 9-bit multipliers, delivering the computational power needed for demanding AI tasks. These AI tasks include AI-assisted real-time signal processing, video analytics, and sensor fusion.

Integrated Dual Analog to Digital Converter:

The MAX 10 FPGAs consists of up to two built-in analog-to-digital converters with multichannel selection for monitoring power supplies or analog sensors.

Package Options:

The MAX 10 FPGAs contain a wide array of packages from tiny 3x3mm2 chip-scale packages to BGAs with 500 I/O and Quad-Flat Pack (QFP).

특징

  • 55nm TSMC 임베디드 플래시(플래시 + SRAM) 공정 기술
  • 패키징
    • 저비용, 소형 폼 팩터 패키지 - 여러 패키징 기술 및 핀 피치 지원
    • 다양한 장치 밀도 간의 원활한 마이그레이션을 위한 호환 패키지 설치 면적을 갖춘 다중 장치 밀도
    • RoHS6-compliant
  • 코어 구조
    • 4입력 LUT(룩업 테이블) 및 단일 레지스터 LE(논리 소자)
    • LE는 LAB(로직 어레이 블록)에 배열됨
    • 임베디드 RAM 및 사용자 플래시 메모리
    • 클록 및 PLL
    • 임베디드 증배기 블록
    • 범용 I/O
  • 내부 메모리 블록
    • M9K - 9Kb 메모리 블록
    • RAM, 듀얼 포트 및 FIFO 기능을 생성하기 위한 캐스케이드 가능 블록
  • UFM(사용자 플래시 메모리)
    • 사용자 액세스 가능 비휘발성 저장 장치
    • 고속 작동 주파수
    • 대형 메모리 크기
    • 높은 데이터 유지율
    • 다중 인터페이스 옵션
  • 임베디드 증배기 블록
    • 18×18 1가지 또는 9×9 2가지의 체배기 모드
    • 계단식 블록을 사용하여 필터, 산술 함수 및 이미지 처리 파이프라인을 생성
  • ADC
    • 12비트 SAR(연속 근사 레지스터) 유형
    • 최대 17개 아날로그 입력
    • 최대 1MSPS(초당 100만 샘플) 누적 속도
    • 통합 온도 감지 기능
  • 클록 네트워크
    • 글로벌 클록 지원
    • 클록 네트워크의 고속 주파수
  • 내장형 내부 링 발진기
  • PLL
    • 아날로그 기반
    • 저지터
    • 고정밀 클록 합성
    • 클록 지연 보정
    • 제로 지연 버퍼링
    • 다중 출력 탭
  • GPIO(범용 I/O)
    • 다중 I/O 표준 지원
    • OCT(온칩 종단부)
    • 최대 720Mbps LVDS 수신기 및 송신기
  • EMIF(외부 메모리 인터페이스)
    • 최대 600Mbps의 외부 메모리 인터페이스 지원
    • DDR3, DDR3L, DDR2, LPDDR2(10M16, 10M25, 10M40, 10M50)
    • SRAM(하드웨어만 지원)
    • 600Mbps 성능을 위해서는 -6 장치 속도 등급이 필요
  • 구성
    • 내부 구성
    • JTAG
    • AES(고급 암호화 표준) 128비트 암호화 및 압축 옵션
    • +85°C에서 20년간 플래시 메모리 데이터 보존
  • 유연한 전원 공급 계획
    • 단일 및 이중 전원 장치 옵션
    • 동적으로 제어되는 입력 버퍼 전원 차단
    • 동적 전력 감소를 위한 절전 모드

애플리케이션

  • 산업 및 자동차
    • 드라이브, PV 인버터, 모터 제어, 센서 I/F
    • I/O 모듈, 감시, 머신 비전
    • ADAS(운전자 보조시스템), 전기차, ECU 및 인포테인먼트
  • 유선/무선 통신
    • I/O 확장 및 글루
    • 섀시 컨트롤
  • 소비자
    • 디스플레이
    • 휴대용, 디지털 스틸 카메라, 게임
  • 컴퓨터 및 저장 장치
    • 서버 보드 섀시 제어
    • 다기능 프린터
  • 브로드캐스트
  • 군사
Altera MAX® 10 FPGA
게시일: 2014-09-11 | 갱신일: 2026-01-07