Analog Devices Inc. ADF4382x 분수형 N 위상 고정 루프(PLL)

Analog Devices ADF4382x 분수형 위상 고정 루프(PLL)는 고성능, 초저지터 분수형 위상 고정 루프(PLL)입니다. 5G 또는 데이터 컨버터 클록 애플리케이션의 국부 발진기(LO) 생성에 이상적인 전압 제어 발진기(VCO)가 내장되어 있습니다. 이 고성능 PLL은 -239dBc/Hz의 성능 지수, 낮은 1/f 잡음, 그리고 정수 모드에서 625MHz의 높은 PFD 주파수를 제공하여 초저대역 잡음과 통합 지터를 구현할 수 있습니다. ADF4382x는 11.5GHz ~ 21GHz의 기본 옥타브 범위에서 주파수를 생성할 수 있어 저조파 필터가 필요하지 않습니다. ADF4382x의 2분배기와 4분배기 출력은 각각 5.75GHz~10.5GHz와 2.875GHz~5.25GHz의 주파수를 생성할 수 있습니다.

Analog Devices ADF4382x는 PLL 피드백 루프에 출력 분배기를 포함하여 다중 데이터 컨버터 클록 애플리케이션의 출력을 입력 레퍼런스 에지에 자동으로 정렬합니다. 결정론적 지연 또는 지연 조정 기능이 필요한 애플리케이션을 위해 1ps 미만의 분해능으로 출력 지연에 대한 프로그래밍 가능한 레퍼런스가 제공됩니다. 여러 디바이스와 온도 변화에 따른 출력 지연 매칭을 위한 레퍼런스는 예측 가능하고 정밀한 다중 칩 클록 및 시스템 레퍼런스(SYSREF) 정렬을 가능하게 합니다. ADF4382x 블록 다이어그램은 간소화된 직렬 주변 장치 인터페이스(SPI) 레지스터 맵, 반복 가능한 다중 칩 클록 정렬, 그리고 칩 외부 SYSREF 생성을 통해 원치 않는 클록 스퍼(spur)를 제한하여 개발 시간을 단축합니다.

특징

  • 687.5MHz ~ 22GHz 출력 주파수 범위
  • 20GHz에서 적분 RMS 지터
    • 20fs(적분 대역폭: 100Hz ~ 100MHz)
    • 31fs(ADC SNR 방식)
  • 빠른 VCO 교정 시간 <1μs
  • VCO 자동 교정 시간 <100μs
  • 20GHz에서 위상 잡음 플로어 -156dBc/Hz
  • PLL 사양
    • -239dBc/Hz 정규화된 대역 내 위상 잡음 플로어
    • -287dBc/Hz 정규화된 1/f 위상 잡음 플로어
    • 최대 위상/주파수 검출기 입력 주파수 625MHz
    • 4.5GHz 기준 입력 주파수
    • -90dBc 일반 스퓨리어스 fPFD
  • 출력 지연 사양 참조
    • 0.06ps/°C 전파 지연 온도 계수
    • <1ps 조정 단계 크기
  • 멀티칩 출력 위상 정렬
  • 3.3V 및 5V 전원 공급 장치
  • ADIsimPLL™ 루프 필터 설계 툴 지원
  • 7mm × 7mm, 48단자 LGA 패키지
  • -40°C ~ +105°C 작동 온도 범위

애플리케이션

  • 고성능 데이터 컨버터 클록킹
  • 무선 인프라(MC-GSM, 5G, 6G)
  • 테스트 및 측정

기능 블록 선도

블록 선도 - Analog Devices Inc. ADF4382x 분수형 N 위상 고정 루프(PLL)
게시일: 2024-07-05 | 갱신일: 2025-06-20