ADI ADAU1861는 64-lead LFCSP(리드 프레임 스케일 칩 패키지)로 제공됩니다.
특징
- 프로그래밍 가능한 FastDSP 오디오 처리 엔진
- 샘플 레이트: 최대 768kHz
- 바이쿼드 필터, 리미터, 볼륨 제어 및 혼합
- Tensilica HiFi 3z DSP 코어
- 사이클 당 쿼드 MAC: 24 × 24비트 멀티플라이어 및 64비트 어큐뮬레이터
- 유연한 전원 작동 모드: 24.576MHz, 49.152MHz, 73.728MHz, 98.304MHz
- 총 메모리 336kB
- Jtag 디버그 및 추적
- 낮은 대기시간, 24비트 aDC�및 DAC
- 106dB SNR (A-가중형 필터가 적용된 ADC를 통한 신호)
- 110dB 결합 SNR (A-가중형 필터가 있는 DAC 및 헤드폰을 통한 신호)
- 최대 24단계 이퀄라이저를 위한 프로그래밍 가능한 이중 정밀 MAC 엔진
- 8kHz~768kHz의 직렬 포트 샘플 속도
- FastDSP 바이패스(제로 명령)를 통한 아날로그 입력 아날로그 출력 그룹 지연 5μs (fS = 768kHz)
- 차동 또는 단일 종단 아날로그 입력 3개, 마이크 또는 라인 입력으로 구성 가능
- 디지털 마이크 입력 8개
- 라인 출력 또는 헤드폰 드라이버로 구성 가능한 아날로그 차동 오디오 출력
- PDM 출력 채널 2개
- 30kHz ~ 36MHz의 모든 입력 클록 속도를 지원하는 PLL
- 4채널 비동기 ASRC (샘플 속도 변환기)
- I2S, 왼쪽 정렬, 오른쪽 정렬 또는 최대 TDM16(터보 모드에서는 TDM12)을 지원하는 2개의 16채널 직렬 오디오 포트
- 유연한 라우팅 기능이 있는 인터폴레이터 8개 및 데시미터 8개
- 전원장치
- 1.8V에서 아날로그 AVDD (표준)
- 1.1V ~ 1.98V의 디지털 I/O IOVDD
- 0.85V ~ 1.21V의 디지털 DVDD
- 1.2V~AVDD의 헤드폰 HPVDD_L
- 제어/통신 인터페이스
- I2C, SPI 또는 UART 제어 포트
- 메인 쿼드 SPI (QSPI)
- UART 통신 포트
- QSPI 플래시에서의 자체 부팅
- 유연한 GPIO 및 IRQ
- 64리드 리드 프레임 칩 스케일 패키지 [LFCSP], 9mm × 9mm 및 0.85mm 패키지 높이
애플리케이션
- 자동차 오디오 시스템
- 디지털 오디오 이펙트 프로세서
블록 선도
게시일: 2023-03-27
| 갱신일: 2023-04-17

