SHARC® 프로세서

Analog Devices SHARC® 프로세서는 탁월한 코어 및 메모리 성능, 뛰어난 I/O 쓰루풋으로 부동 소숫점 DSP 시장을 평정하였습니다. 이 프로세서는 Super Harvard 아키텍처를 기반으로 하므로 탁월한 코어 및 메모리 성능과 뛰어난 뛰어난 I/O 쓰루풋 능력을 제공합니다. SHARC 프로세서는 대형 메모리 어레이와 애플리케이션별 주변 장치를 통합하여 제품 개발을 단순화하고 및 출시 시간을 단축합니다. 이 프로세서는 자동차, 공정 제어, 모터 제어 애플리케이션에 사용됩니다.

내장 프로세서 및 컨트롤러의 유형

카테고리 보기 변경
결과: 133
선택 이미지 부품 번호 제조업체 설명 데이터시트 구매 가능 정보 가격 (KRW) 수량에 따라 단가별로 테이블의 결과를 필터링합니다. 수량 RoHS 제품 유형 장착 스타일 패키지/케이스 코어 데이터 버스 너비 최대 클록 주파수 프로그램 메모리 크기 L1 캐시 명령어 메모리 L1 캐시 데이터 메모리 데이터 RAM 크기 ADC 해상도 I/O 수 최저 작동온도 최고 작동온도 자격 포장
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 350MHz 100-ld SHARC w/-140dB SRC 비재고 리드 타임 10 주
최소: 90
배수: 90

DSP - Digital Signal Processors & Controllers SMD/SMT LQFP-100 SHARC 32 bit 350 MHz 384 kB 16 I/O - 40 C + 85 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC ADSP-21488 SHARC High Performance SRC 비재고 리드 타임 10 주
최소: 40
배수: 40

DSP - Digital Signal Processors & Controllers SMD/SMT LQFP-176 SHARC 32 bit 400 MHz 384 kB 16 I/O - 40 C + 85 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 32Bit SHARC DSP LOW COST HAMMERHEAD,3.3V 비재고 리드 타임 10 주
최소: 10
배수: 10

DSP - Digital Signal Processors & Controllers SMD/SMT BGA-225 SHARC 32 bit 100 MHz 128 kB - 40 C + 105 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 32Bit SHARC DSP LOW COST HAMMERHEAD,3.3V 비재고 리드 타임 10 주
최소: 12
배수: 12

DSP - Digital Signal Processors & Controllers SMD/SMT BGA-225 SHARC 32 bit 100 MHz 128 kB 0 C + 85 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 32Bit SHARC DSP LOW COST HAMMERHEAD,3.3V 비재고 리드 타임 10 주
최소: 10
배수: 10

DSP - Digital Signal Processors & Controllers SMD/SMT BGA-225 SHARC 32 bit 100 MHz 128 kB - 40 C + 125 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 150 MHz, 32Bit DSP Processor 비재고 리드 타임 10 주
최소: 60
배수: 60

DSP - Digital Signal Processors & Controllers SMD/SMT LQFP-144 SHARC 32 bit 150 MHz 128 kB 16 I/O - 40 C + 85 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 150 MHz, 32Bit DSP Processor. 비재고 리드 타임 10 주
최소: 16
배수: 16

DSP - Digital Signal Processors & Controllers SMD/SMT BGA-136 SHARC 32 bit 200 MHz 256 kB 16 I/O - 40 C + 85 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 200 MHz, 32Bit DSP Processor 비재고 리드 타임 10 주
최소: 20
배수: 20

DSP - Digital Signal Processors & Controllers SMD/SMT BGA-136 SHARC 32 bit 200 MHz 256 kB 16 I/O 0 C + 70 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 2x SHARC, LQFP Package, 450 MHz 비재고 리드 타임 10 주
최소: 40
배수: 40

DSP - Digital Signal Processors & Controllers SMD/SMT LQFP-176 SHARC+ 500 MHz 2 x 384 kB 64 I/O - 40 C + 85 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 2x SHARC, LQFP Package, 450 MHz 비재고 리드 타임 10 주
최소: 40
배수: 40

DSP - Digital Signal Processors & Controllers SMD/SMT LQFP-176 SHARC+ 500 MHz 2 x 384 kB 64 I/O - 40 C + 105 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 2xSHARC(no ARM&reduced conn)dualDDR,HPCP 비재고 리드 타임 10 주
최소: 15
배수: 15

DSP - Digital Signal Processors & Controllers SMD/SMT BGA-349 SHARC+ 500 MHz 2 x 640 kB - 40 C + 85 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 2xSHARC(no ARM&reduced conn)dualDDR,HPCP 비재고 리드 타임 10 주
최소: 16
배수: 16

DSP - Digital Signal Processors & Controllers SMD/SMT BGA-349 SHARC+ 500 MHz 2 x 640 kB 0 C + 70 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 2xSHARC(no ARM&reduced conn)dualDDR,HPCP 비재고 리드 타임 10 주
최소: 14
배수: 14

DSP - Digital Signal Processors & Controllers SMD/SMT BGA-529 SHARC+ 500 MHz 2 x 640 kB 0 C + 70 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC Single-core SHARC+ (w/384KB L1), arm Cortex-A5, 1MB Shared L2, 10/100 Ethernet, 176-LQFP 비재고 리드 타임 10 주
최소: 40
배수: 40

DSP - Digital Signal Processors & Controllers SMD/SMT LQFP-176 ARM Cortex A5, SHARC+ 450 MHz, 450 MHz 32 kB, 384 kB 32 kB, - - 40 C + 105 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC Single-core SHARC+ (w/384KB L1), arm Cortex-A5, 1MB Shared L2, 10/100 Ethernet, 176-LQFP 비재고 리드 타임 10 주
최소: 40
배수: 40

DSP - Digital Signal Processors & Controllers SMD/SMT LQFP-176 ARM Cortex A5, SHARC+ 225 MHz, 450 MHz 32 kB, 384 kB 32 kB, - - 40 C + 105 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC Single-core SHARC+ (w/384KB L1), arm Cortex-A5, 1MB Shared L2, 10/100 Ethernet, 176-LQFP 비재고 리드 타임 10 주
최소: 40
배수: 40

DSP - Digital Signal Processors & Controllers SMD/SMT LQFP-176 ARM Cortex A5, SHARC+ 450 MHz, 450 MHz 32 kB, 384 kB 32 kB, - - 40 C + 105 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC Single-core SHARC+ (w/384KB L1), arm Cortex-A5, 1MB Shared L2, 10/100 Ethernet, 176-LQFP 비재고 리드 타임 10 주
최소: 40
배수: 40

DSP - Digital Signal Processors & Controllers SMD/SMT LQFP-176 ARM Cortex A5, SHARC+ 225 MHz, 450 MHz 32 kB, 384 kB 32 kB, - - 40 C + 105 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC Single-core SHARC+ (w/384KB L1), arm Cortex-A5, 1MB Shared L2, 10/100 Ethernet, 176-LQFP 비재고 리드 타임 10 주
최소: 40
배수: 40

DSP - Digital Signal Processors & Controllers SMD/SMT LQFP-176 ARM Cortex A5, SHARC+ 450 MHz, 450 MHz 32 kB, 384 kB 32 kB, - - 40 C + 105 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC Single-core SHARC+ (w/384KB L1), arm Cortex-A5, 1MB Shared L2, 10/100 Ethernet, 176-LQFP 비재고 리드 타임 10 주
최소: 40
배수: 40

DSP - Digital Signal Processors & Controllers SMD/SMT LQFP-176 ARM Cortex A5, SHARC+ 225 MHz, 450 MHz 32 kB, 384 kB 32 kB, - - 40 C + 105 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC Dual-core SHARC+ (w/768KB L1), arm Cortex-A5, 1MB Shared L2, 10/100 Ethernet, 176-LQFP 비재고 리드 타임 10 주
최소: 40
배수: 40

DSP - Digital Signal Processors & Controllers SMD/SMT LQFP-176 ARM Cortex A5, SHARC+ 300 MHz, 300 MHz 32 kB, 2 x 384 kB 32 kB, - - 40 C + 105 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC Dual-core SHARC+ (w/768KB L1), arm Cortex-A5, 1MB Shared L2, 10/100 Ethernet, 176-LQFP 비재고 리드 타임 10 주
최소: 19
배수: 19

DSP - Digital Signal Processors & Controllers SMD/SMT LQFP-176 ARM Cortex A5, SHARC+ 450 MHz, 450 MHz 32 kB, 2 x 384 kB 32 kB, - - 40 C + 105 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC Dual-core SHARC+ (w/768KB L1), arm Cortex-A5, 1MB Shared L2, 10/100 Ethernet, 176-LQFP 비재고 리드 타임 10 주
최소: 40
배수: 40

DSP - Digital Signal Processors & Controllers SMD/SMT LQFP-176 ARM Cortex A5, SHARC+ 300 MHz, 300 MHz 32 kB, 2 x 384 kB 32 kB, - - 40 C + 105 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC Dual-core SHARC+ (w/768KB L1), arm Cortex-A5, 1MB Shared L2, 10/100 Ethernet, 176-LQFP 비재고 리드 타임 10 주
최소: 18
배수: 18

DSP - Digital Signal Processors & Controllers SMD/SMT LQFP-176 ARM Cortex A5, SHARC+ 450 MHz, 450 MHz 32 kB, 2 x 384 kB 32 kB, - - 40 C + 105 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC Dual-core SHARC+ (w/768KB L1), arm Cortex-A5, 1MB Shared L2, 10/100 Ethernet, 176-LQFP 비재고 리드 타임 10 주
최소: 40
배수: 40

DSP - Digital Signal Processors & Controllers SMD/SMT LQFP-176 ARM Cortex A5, SHARC+ 300 MHz, 300 MHz 32 kB, 2 x 384 kB 32 kB, - - 40 C + 105 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC Dual-core SHARC+ (w/768KB L1), arm Cortex-A5, 1MB Shared L2, 10/100 Ethernet, 176-LQFP 비재고 리드 타임 10 주
최소: 40
배수: 40

DSP - Digital Signal Processors & Controllers SMD/SMT LQFP-176 ARM Cortex A5, SHARC+ 450 MHz, 450 MHz 32 kB, 2 x 384 kB 32 kB, - - 40 C + 105 C Tray