Agilex SoC FPGA

결과: 1,224
선택 이미지 부품 번호 제조업체 설명 데이터시트 구매 가능 정보 가격 (KRW) 수량에 따라 단가별로 테이블의 결과를 필터링합니다. 수량 RoHS 장착 스타일 패키지/케이스 코어 코어 수 최대 클록 주파수 L1 캐시 명령어 메모리 L1 캐시 데이터 메모리 데이터 RAM 크기 논리 소자 수 I/O 수 작동 공급 전압 최저 작동온도 최고 작동온도
Altera SoC FPGA Agilex 5 FPGA 비재고 리드 타임 16 주
최소: 1
배수: 1

SMD/SMT VPBGA-1591 ARM Cortex A55, ARM Cortex A76 2 Core 1.5 GHz, 1.8 GHz 32 kB, 64 kB 32 kB, 64 kB 512 kB 656000 LE 500 I/O 1 V to 3.3 V 0 C + 100 C
Altera SoC FPGA
비재고 리드 타임 16 주
최소: 60
배수: 60

Altera SoC FPGA
비재고 리드 타임 16 주
최소: 60
배수: 60

Altera SoC FPGA
비재고 리드 타임 16 주
최소: 60
배수: 60

Altera SoC FPGA
비재고 리드 타임 16 주
최소: 60
배수: 60

Altera SoC FPGA
비재고 리드 타임 16 주
최소: 60
배수: 60

Altera SoC FPGA
비재고 리드 타임 16 주
최소: 60
배수: 60

Altera SoC FPGA
비재고 리드 타임 16 주
최소: 24
배수: 24

Altera SoC FPGA
비재고 리드 타임 16 주
최소: 24
배수: 24

Altera SoC FPGA
비재고 리드 타임 16 주
최소: 24
배수: 24

Altera SoC FPGA
비재고 리드 타임 16 주
최소: 24
배수: 24

Altera SoC FPGA
비재고 리드 타임 16 주
최소: 24
배수: 24

Altera SoC FPGA
비재고 리드 타임 16 주
최소: 24
배수: 24

Altera SoC FPGA
비재고 리드 타임 16 주
최소: 84
배수: 84

Altera SoC FPGA
비재고 리드 타임 16 주
최소: 84
배수: 84

Altera SoC FPGA
비재고 리드 타임 16 주
최소: 84
배수: 84

Altera SoC FPGA
비재고 리드 타임 16 주
최소: 84
배수: 84

Altera SoC FPGA
비재고 리드 타임 16 주
최소: 84
배수: 84

Altera SoC FPGA
비재고 리드 타임 16 주
최소: 84
배수: 84

Altera SoC FPGA
비재고 리드 타임 16 주
최소: 60
배수: 60

Altera SoC FPGA
비재고 리드 타임 16 주
최소: 60
배수: 60

Altera SoC FPGA
비재고 리드 타임 16 주
최소: 60
배수: 60

Altera SoC FPGA
비재고 리드 타임 16 주
최소: 60
배수: 60

Altera SoC FPGA
비재고 리드 타임 16 주
최소: 60
배수: 60

Altera SoC FPGA
비재고 리드 타임 16 주
최소: 60
배수: 60