결과: 115
선택 이미지 부품 번호 제조업체 설명 데이터시트 구매 가능 정보 가격 (KRW) 수량에 따라 단가별로 테이블의 결과를 필터링합니다. 수량 RoHS ECAD 모델 제품 코어 코어 수 최대 클록 주파수 패키지/케이스 프로그램 메모리 크기 데이터 RAM 크기 L1 캐시 명령어 메모리 L1 캐시 데이터 메모리 작동 공급 전압 시리즈 상표명 장착 스타일 최저 작동온도 최고 작동온도 자격 포장
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 800 MHz SHARC in an LQFP package 174재고 상태
최소: 1
배수: 1

DSPs SHARC+ 1 Core 800 MHz, 1 GHz LQFP-120 128 kB 128 kB 1 V ADSP-21565 SMD/SMT - 40 C + 125 C AEC-Q100 Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 400 MHz SHARC in an LQFP package 5재고 상태
최소: 1
배수: 1

DSPs SHARC+ 1 Core 400 MHz LQFP-EP-120 128 kB 128 kB 1 V SMD/SMT 0 C + 110 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 800 MHz SHARC in an LQFP package 10재고 상태
최소: 1
배수: 1

DSPs SHARC+ 1 Core 800 MHz LQFP-EP-120 128 kB 128 kB 1 V SMD/SMT 0 C + 70 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC SHARC with DDR in a BGA PKG 600 MHz 32재고 상태
최소: 1
배수: 1

DSPs SHARC+ 1 Core 600 MHz CSPBGA-400 128 kB 128 kB 1 V SMD/SMT - 40 C + 85 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 800 MHz SHARC with DDR in a BGA package 14재고 상태
최소: 1
배수: 1

DSPs SHARC+ 1 Core 800 MHz CSPBGA-400 128 kB 128 kB 1 V SMD/SMT - 40 C + 85 C Tray

Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 800 MHz SHARC with DDR in a BGA package 15재고 상태
최소: 1
배수: 1

DSPs SHARC+ 1 Core 800 MHz 128 kB 128 kB 1 V SMD/SMT 0 C + 70 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 400MHz 176ld Sharc w/ 3M bit Memory 15재고 상태
최소: 1
배수: 1

DSPs SHARC 1 Core 400 MHz LQFP-176 384 kB 1.1 V ADSP-21488 SHARC SMD/SMT - 40 C + 85 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC ARM, 2xSHARC, dual DDR, HPC package 10재고 상태
최소: 1
배수: 1

DSPs ARM Cortex A5, SHARC+ 3 Core 450 MHz, 450 MHz BGA-529 32 kB, 2 x 640 kB 32 kB, - 1.1 V ADSP-SC587 SHARC+ SMD/SMT - 40 C + 85 C Tray


Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC ARM, 2xSHARC, dual DDR, PCIe, HPC PKG 9재고 상태
최소: 1
배수: 1

DSPs ARM Cortex A5, SHARC+ 3 Core 450 MHz, 450 MHz 32 kB, 2 x 640 kB 32 kB, - 1.1 V ADSP-SC589 SHARC+ SMD/SMT 0 C + 70 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 2xSHARC(no ARM&reduced conn)dualDDR,HPCP 9재고 상태
최소: 1
배수: 1

DSPs SHARC+ 2 Core 500 MHz BGA-529 2 x 640 kB 1.1 V ADSP-21587 SHARC+ SMD/SMT - 40 C + 80 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC ARM, 2xSHARC, DDR, LPC package 1재고 상태
최소: 1
배수: 1

DSPs ARM Cortex A5, SHARC+ 3 Core 500 MHz, 500 MHz BGA-349 32 kB, 2 x 640 kB 32 kB, - 1.1 V ADSP-SC584 SHARC+ SMD/SMT - 40 C + 85 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC ARM, 2xSHARC, dual DDR, PCIe, HPC PKG 15재고 상태
최소: 1
배수: 1

DSPs ARM Cortex A5, SHARC+ 3 Core 500 MHz BGA-529 32 kB, 2 x 640 kB 32 kB, - 1.1 V ADSP-SC589 SHARC+ SMD/SMT - 40 C + 80 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 400 MHz SHARC with DDR in a BGA package 33재고 상태
최소: 1
배수: 1

DSPs SHARC+ 1 Core 400 MHz CSPBGA-400 128 kB 128 kB 1 V SMD/SMT - 40 C + 85 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC Dual-core SHARC+ (w/768KB L1), arm Cortex-A5, 1MB Shared L2, DDR, Gigabit Ethernet, USB, SDIO, 400-cspBGA 15재고 상태
최소: 1
배수: 1

DSPs ARM Cortex A5, SHARC+ 3 Core 450 MHz BGA-400 32 kB, 2 x 384 kB 32 kB, - 1.15 V ADSP-SC573 SHARC+ SMD/SMT - 40 C + 85 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC Dual-core SHARC+ (w/768KB L1), arm Cortex-A5, 1MB Shared L2, DDR, Gigabit Ethernet, USB, SDIO, 400-cspBGA 5재고 상태
최소: 1
배수: 1

DSPs ARM Cortex A5, SHARC+ 3 Core 300 MHz BGA-400 32 kB, 2 x 384 kB 32 kB, - 1.15 V ADSP-SC573 SHARC+ SMD/SMT - 40 C + 100 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 2xSHARC(no ARM&reduced conn)dualDDR,HPCP 2재고 상태
최소: 1
배수: 1

DSPs SHARC+ 2 Core 500 MHz BGA-349 2 x 640 kB 1.1 V ADSP-21584 SHARC+ SMD/SMT - 40 C + 90 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC ARM, 2xSHARC, dual DDR, HPC package 10재고 상태
최소: 1
배수: 1

DSPs ARM Cortex A5, SHARC+ 3 Core 500 MHz BGA-529 32 kB, 2 x 640 kB 32 kB, - 1.1 V ADSP-SC587 SHARC+ SMD/SMT - 40 C + 80 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 812.5 MHz SHARC+ LQFP with 2MB L2
90예상 2026-06-17
최소: 1
배수: 1

Processors SHARC+ 1 Core 1 GHz LQFP-EP-120 640 kB ADSP-21564 SMD/SMT 0 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 812.5 MHz SHARC w/ 1.5 MB L2 SRAM
90예상 2026-06-17
최소: 1
배수: 1

Processors SHARC+ 1 Core 1 GHz LQFP-EP-120 640 kB ADSP-21561 SMD/SMT 0 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 800 MHz SHARC in an LQFP package 비재고 리드 타임 10 주
최소: 1
배수: 1

DSPs SHARC+ 1 Core 800 MHz LQFP-EP-120 128 kB 128 kB 1 V SMD/SMT 0 C + 70 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC SHARC with DDR in a BGA PKG 800 MHz 비재고 리드 타임 10 주
최소: 33
배수: 1

DSPs SHARC+ 1 Core 800 MHz CSPBGA-400 128 kB 128 kB 1 V SMD/SMT - 40 C + 85 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC SHARC with DDR in a BGA PKG 600 MHz 비재고 리드 타임 10 주
최소: 1
배수: 1

DSPs SHARC+ 1 Core 800 MHz 128 kB 128 kB 1 V SMD/SMT 0 C + 70 C Tray


Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC DSP,DSC 1000MHz SHARC W DDR 비재고 리드 타임 10 주
최소: 1
배수: 1

DSPs SHARC+ 1 Core 1 GHz 128 kB 128 kB 1 V SMD/SMT 0 C + 70 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 500 MHz 2x SHARC, LQFP Package 비재고 리드 타임 10 주
최소: 40
배수: 40

DSPs ARM Cortex A5, SHARC+ 2 Core 500 MHz LQFP-176 2 x 384 kB 1.15 V ADSP-21571 SHARC+ SMD/SMT - 40 C + 85 C Tray
Analog Devices 디지털 신호 프로세서 및 컨트롤러 - DSP, DSC 500 MHz 2x SHARC, LQFP Package 비재고 리드 타임 10 주
최소: 40
배수: 40

DSPs ARM Cortex A5, SHARC+ 2 Core 500 MHz LQFP-176 2 x 384 kB 1.15 V ADSP-21571 SHARC+ SMD/SMT - 40 C + 100 C Tray