A3R12E40DBF-8E

Zentel Japan
155-A3R12E40DBF-8E
A3R12E40DBF-8E

제조업체:

설명:
DRAM DDR2 512Mb, 32Mx16, 800 at CL5, 1.8V, FBGA-84

ECAD 모델:
무료 라이브러리 로더를 다운로드하여 이 파일을 ECAD 도구용으로 변환하십시오. ECAD 모델에 대해 자세히 알아보기

재고 상태: 733

재고:
733 즉시 배송 가능
공장 리드 타임:
16 주 표시된 것보다 많은 수량에 대한 추정 공장 생산 시간입니다.
최소: 1   배수: 1
단가:
₩-
합계:
₩-
예상 관세:

가격 (KRW)

수량 단가
합계
₩4,647.2 ₩4,647
₩4,203.2 ₩42,032
₩4,114.4 ₩102,860
₩3,981.2 ₩199,060
₩3,892.4 ₩389,240
₩3,774 ₩943,500
₩3,670.4 ₩1,835,200
₩3,640.8 ₩3,640,800
₩3,492.8 ₩6,985,600

제품 속성 속성 값 속성 선택
Zentel Japan
제품 카테고리: DRAM
RoHS:  
SDRAM - DDR2
512 Mbit
16 bit
400 MHz
FPGA-84
32 M x 16
400 ps
1.7 V
1.9 V
0 C
+ 85 C
DDR2
Tray
브랜드: Zentel Japan
습도에 민감: Yes
장착 스타일: SMD/SMT
제품 유형: DRAM
팩토리 팩 수량: 2000
하위 범주: Memory & Data Storage
공급 전류 - 최대: 65 mA
상표명: Zentel Japan
단위 중량: 194 mg
제품을 찾음:
유사 제품을 표시하려면 확인란을 하나 이상 선택하십시오.
이 카테고리에 유사 제품을 표시하려면 확인란을 하나 이상 선택하십시오.
속성 선택됨: 0

CNHTS:
8542329010
USHTS:
8542320028
ECCN:
EAR99

DDR2 SDRAM

Zentel DDR2 SDRAM features a double-data-rate architecture with two data transfers per clock cycle. The high-speed data transfer is realized by the 4 bits prefetch pipelined architecture. A bi-directional differential data strobe (DQS and /DQS) is transmitted/received with data for capturing data at the receiver. DQS is edge-aligned with data for READs; center-aligned with data for WRITEs Differential clock inputs (CK and /CK). The DLL aligns DQ and DQS transitions with CK transitions.