Analog Devices Inc. AD9545 클록 합성기 및 변환기

Analog Devices AD9545 IEEE1588 버전 2 1pps 합성기 및 적응형 클록 변환기는 서비스 공급자 패킷 네트워크에서 위상, 주파수 및 시각에 대해 기존 및 신규 ITU 표준을 지원합니다. AD9545 장치는 2개의 온칩 지터 제거 디지털 PLL 코어 외에도 고정밀, 다중 출력 클록 발생기 기능을 제공합니다.

AD9545의 클록 출력 10개를 최대 4개의 입력 기준 장치 중 하나에 맞춰 동기화할 수 있습니다. 이 장치의 디지털 PLL(위상 동기 루프)은 외부 레퍼런스와 관련된 타이밍 지터를 최소화합니다. 이 디지털 제어식 루프 및 홀드오버 회로는 모든 레퍼런스 입력이 실패할 때도 낮은 지터 출력 신호를 지속적으로 생성합니다.

특징

  • 이중 DPLL은 1Hz~500MHz의 물리 계층 클록을 동기화하여 주파수 변환에 잡음이 있는 레퍼런스의 지터 제거 기능 제공
  • ITU-T G.8262 및 Telcordia GR-253 준수
  • Telcordia GR-1244, ITU-T G.812, G.813, G.823, G.824, G.825 및 G.8273.2 지원
  • 50ppb의 낮은 주파수 편차에 대한 연속적인 주파수 모니터링 및 레퍼런스 유효성 검사
  • 두 DPLL에는 모두 계수를 24비트로 프로그래밍할 수 있는 24비트 분수 분주기가 있습니다.
  • 프로그래밍 가능 디지털 루프 필터 대역폭: 10-4~1,850Hz
  • PTP 애플리케이션에서 IEEE-1588 버전 2 서보 피드백에 적합한 2개의 독립적인 프로그래밍 가능 보조 NCO(1~65,535Hz, 분해능: 1.4 × 10~12Hz 미만)
  • 자동 및 수동 홀드오버와 레퍼런스 절환으로 지연 시간 제로화, 히트리스(hitless) 또는 위상 빌드아웃(phase buildout) 작동 기능 제공
  • 우선순위를 바탕으로 한 레퍼런스 스위칭을 프로그래밍할 수 있고 수동, 자동 가역 및 자동 비가역 모드가 지원됨
  • 5쌍의 클록 출력 핀이 있고 각각의 쌍을 차동 LVDS/HCSL/CML 또는 2개의 단일 종단 출력(1Hz~500MHz)으로 사용 가능
  • 2개의 차동 입력 또는 4개의 단일 종단 입력 레퍼런스 크로스 포인트 mux는 레퍼런스 입력을 PLL에 연결함
  • 임베디드(변조) 입/출력 클록 신호 지원
  • 빠른 DPLL 잠금 모드
  • 시스템 클록용으로 25~52MHz 수정 발진기, TCXO 또는 OCXO를 지원하고 시스템 클록 주파수 안정성 보상 기능 제공
  • 자율 초기화를 위한 외부 EEPROM 지원
  • 내부 조절 기능을 이용한 단일 1.8V 전원 공급 작동
  • 향상된 제로 지연 성능을 위한 내장 온도 모니터/알람 및 온도 보상

애플리케이션

  • GPS, PTP(IEEE-1588) 및 SyncE 지터 제거와 동기화
  • OTN(광학 전송 네트워크), SDH, 매크로 및 소형 셀 기지국
  • OTN 매핑/디매핑(지터 제거 포함)
  • 소형 기지국 클로킹(베이스밴드 및 무선 포함)
  • Stratum 2, Stratum 3e, Stratum 3 홀드오버, 지터 제거 및 위상 과도 제어
  • 아날로그-디지털 컨버터(ADC) 및 디지털-아날로그 컨버터(DAC) 클로킹을 위한 JESD204B 지원
  • 케이블 인프라
  • 캐리어 이더넷

기능 블록 선도

Analog Devices Inc. AD9545 클록 합성기 및 변환기

기술 칼럼

  • 5G Technology Devices for an O-RAN Wireless Solution
    Discover a platform that meets the required RF characteristics, cost, and power budgets to deploy a low-cost, high-performance O-RAN platform.
게시일: 2017-10-31 | 갱신일: 2025-09-30